a国产,中文字幕久久波多野结衣AV,欧美粗大猛烈老熟妇,女人av天堂

當(dāng)前位置:主頁 > 科技論文 > 計算機論文 >

亞閾值SRAM PVT波動檢測與補償設(shè)計

發(fā)布時間:2018-06-12 22:29

  本文選題:低功耗設(shè)計 + SRAM。 參考:《安徽大學(xué)》2012年碩士論文


【摘要】:近年來,以智能手機和平板電腦為代表的大量移動設(shè)備的應(yīng)用增長迅速,但其普遍存在發(fā)熱量過大和電池續(xù)航時間短的問題,這就給嵌入式芯片的低功耗設(shè)計帶來嚴(yán)重的挑戰(zhàn)。由于靜態(tài)隨機存儲器(SRAM)在系統(tǒng)芯片(SoC)上的容量越來越大,SRAM所占的功耗在整個芯片中的比例也在不斷上升,迫切需要解決SRAM的功耗問題。傳統(tǒng)的方法是伴隨著工藝的進步,同時降低電源電壓(VDD)和閾值電壓(Vth)的方法來滿足性能和功耗要求,但逐漸增長的亞閾值和柵漏流限制了這種降低,所以現(xiàn)在需要采用新的低功耗策略。 降低電源電壓到閾值電壓以下的設(shè)計,即亞閾值設(shè)計成為了一種潛在的低功耗應(yīng)用技術(shù),且被大量設(shè)計所證實。降低電源電壓會使功耗成平方下降,但其會導(dǎo)致性能損失,然而在許多應(yīng)用場景中,例如待機狀態(tài)以及某些對性能要求不高的產(chǎn)品中,其中包括傳感器和醫(yī)療芯片等,這種性能損失是可以接受的。因此,亞閥值的SRAM設(shè)計成為了解決系統(tǒng)存儲器能耗的一個有效措施。 進入亞閾值區(qū)后,SRAM的設(shè)計面臨了很大的挑戰(zhàn)。由于亞閥值器件電流與電源電壓和閡值電壓成指數(shù)關(guān)系,導(dǎo)致亞閾值電路的延時也與VDD和Vth成指數(shù)關(guān)系,這就導(dǎo)致了電路的性能對工藝波動、電源電壓噪聲以及溫度變化(PVT)的極度敏感性。例如一個小的Vth波動,特別是由于工藝的隨機摻雜波動(RDF)導(dǎo)致的Vth波動,會帶來較大的延時波動,可能使電路的功能發(fā)生錯誤,降低了系統(tǒng)的良率。本文針對亞閾值SRAM受PVT波動的影響,主要研究了亞閾值SRAM的PVT波動檢測與補償設(shè)計。主要的研究內(nèi)容包括如下: (1)常規(guī)超閾值電路設(shè)計中的PVT波動影響,分析了其中采用的波動檢測方法和后續(xù)的各種補償方法: (2)亞閾值SRAM設(shè)計所遇到的挑戰(zhàn),重點研究了其中的關(guān)鍵電路,如存儲單元和靈敏放大器的設(shè)計,并提出了本文的亞閾值SRAM設(shè)計: (3)針對亞閾值SRAM受PVT波動的影響,本文創(chuàng)新地提出了基于其讀取延時波動檢測和后續(xù)電源電壓調(diào)節(jié)的補償設(shè)計方法。 首先,本文構(gòu)造了亞閾值SRAM的一個延時關(guān)鍵路徑電路,利用這個電路的工作狀態(tài)來反映PVT波動對亞閾值SRAM讀取延時的影響,然后利用延時檢測電路,對位線壓差建立延時進行檢測,根據(jù)檢測結(jié)果,通過編碼電路給出不同的補償信息,最后利用低壓差線性穩(wěn)壓器(LDO)來實現(xiàn)全局的電源電壓調(diào)節(jié)以補償PVT的波動,并構(gòu)成一個自適應(yīng)調(diào)節(jié)系統(tǒng)。 通過對亞閾值SRAM以及PVT波動檢測和補償電路在不同工藝角的實驗發(fā)現(xiàn),采用本文設(shè)計后,在較好工藝角下,PVT檢測和LDO補償電路的輸出電源電壓最終穩(wěn)定在300mV上,即亞閾值SRAM工作在最低的電源電壓下,實現(xiàn)超低能耗的穩(wěn)定工作;而在最差SNSP (Slow NMOS Slow PMOS)工藝角下,最終電源電壓穩(wěn)定在375mV,也可以實現(xiàn)在最差工藝角下的穩(wěn)定工作;另外當(dāng)溫度從-20-100℃之間波動時,采用本文的設(shè)計后,讀取延時平均減小了64.4%,標(biāo)準(zhǔn)差僅為未采用本文設(shè)計電路的17.3%,有效地緩解了亞閾值SRAM延時受PVT波動的影響,縮短了讀取周期時間;同時每周期平均能耗僅為未采用補償電路的24.34%,而PVT電路本身帶來的額外能耗僅為4.38%,提高了能耗利用率。
[Abstract]:In recent years, a large number of mobile devices, such as smartphones and tablet computers, have grown rapidly, but there is a widespread problem of excessive heating and short battery life, which poses a serious challenge to the low power design of embedded chips. The capacity of the static random memory (SRAM) on the system chip (SoC) is becoming more and more important. Large, the proportion of SRAM's power consumption in the whole chip is also rising, and it is urgent to solve the power consumption problem of SRAM. The traditional method is with the progress of the technology, while reducing the power supply voltage (VDD) and the threshold voltage (Vth) method to meet the performance and power requirements, but the increasing subthreshold and gate drain limit the reduction of this reduction. So now we need to adopt a new low power strategy.
The design of reducing the power supply voltage to the threshold voltage, that is, the subthreshold design becomes a potential low power application technology and is proved by a large number of designs. Reducing the power supply voltage will reduce the power consumption to the square, but it can cause performance loss, however, in many applications, such as standby state and some performance requirements are not high. In the product, including sensors and medical chips, this performance loss is acceptable. Therefore, the subthreshold SRAM design is an effective measure to understand the energy consumption of system memory.
After entering the subthreshold region, the design of SRAM faces great challenges. As the sub threshold device current is exponentially related to the power supply voltage and threshold voltage, the delay of the subthreshold circuit is also exponentially related to the VDD and Vth, which leads to the extreme sensitivity of the circuit performance to the process fluctuation, the power supply voltage noise and the temperature change (PVT). For example, a small Vth fluctuation, especially the Vth fluctuation caused by the random dopant fluctuation (RDF) of the process, will bring large delay fluctuation, which may make the function of the circuit error and reduce the good rate of the system. This paper mainly studies the PVT wave detection and compensation design of subthreshold SRAM for the influence of the PVT fluctuation in subthreshold SRAM. The main contents of the study include the following:
(1) the influence of PVT fluctuation in conventional super threshold circuit design, and the wave detection methods and subsequent compensation methods adopted are analyzed.
(2) the challenge of the subthreshold SRAM design, focusing on the key circuits, such as the design of the storage unit and the sensitive amplifier, and the subthreshold SRAM design in this paper.
(3) in view of the influence of PVT fluctuation on subthreshold SRAM, this paper proposes a compensation design method based on its read delay ripple detection and subsequent power supply voltage regulation.
First, a time-delay critical path circuit of subthreshold SRAM is constructed, which uses the working state of the circuit to reflect the effect of PVT fluctuation on the reading delay of the sub threshold SRAM. Then the delay detection circuit is used to detect the delay of the bit line pressure difference, and the different compensation information is given by the coding circuit according to the detection results. The low voltage differential linear regulator (LDO) is used to realize the global power supply voltage regulation to compensate for the fluctuation of PVT, and form an adaptive regulation system.
Through the experiments of subthreshold SRAM and PVT wave detection and compensation circuit in different process angles, it is found that the output voltage of PVT detection and LDO compensation circuit is finally stabilized on 300mV, that is, subthreshold SRAM works under the lowest electric source voltage to achieve the stability of ultra low energy consumption. At the worst SNSP (Slow NMOS Slow PMOS) process angle, the ultimate power supply voltage is stable at 375mV and can also achieve stable work at the worst process angle. In addition, when the temperature fluctuates from -20-100 C, the average reading delay is reduced by 64.4%, and the standard difference is only 17.3% of the design circuit. The delay of the subthreshold SRAM is affected by the fluctuation of PVT, and the reading cycle time is shortened. At the same time, the average energy consumption per cycle is only 24.34% of the compensation circuit, and the additional energy consumption of the PVT circuit itself is only 4.38%, which improves the utilization of energy consumption.
【學(xué)位授予單位】:安徽大學(xué)
【學(xué)位級別】:碩士
【學(xué)位授予年份】:2012
【分類號】:TP333;TN47

【相似文獻】

相關(guān)期刊論文 前10條

1 陳宇,牛秀卿;工作在亞閾值區(qū)CMOS OTA的研究[J];南開大學(xué)學(xué)報(自然科學(xué)版);2000年01期

2 吳克勤,金同發(fā),趙冷柱;亞閾值區(qū)MOSFET溝道中電子輸運[J];固體電子學(xué)研究與進展;1986年04期

3 吳為敬;;多晶硅薄膜晶體管亞閾值區(qū)準(zhǔn)二維模型(英文)[J];液晶與顯示;2010年04期

4 管慧,湯玉生;一種基于亞閾值區(qū)特性的CMOS四象限模擬乘法器[J];微電子學(xué);1998年06期

5 邵喜斌,王麗娟,李梅;a-Si∶H TFT亞閾值區(qū)SPICE模型的研究[J];液晶與顯示;2005年04期

6 段戀華;廖波;呂敬;;鋰離子電池的保護芯片設(shè)計[J];通信電源技術(shù);2006年03期

7 姜韜;楊華中;;多點曲率補償?shù)膸痘鶞?zhǔn)電壓源設(shè)計方法(英文)[J];半導(dǎo)體學(xué)報;2007年04期

8 任文亮,李強,楊蓮興;一種工作在亞閾值區(qū)的低功耗基準(zhǔn)電壓電路[J];復(fù)旦學(xué)報(自然科學(xué)版);2005年01期

9 王新亞;解光軍;;一種高精度曲率補償CMOS帶隙基準(zhǔn)的設(shè)計[J];合肥工業(yè)大學(xué)學(xué)報(自然科學(xué)版);2007年12期

10 張昌璇;解光軍;;一種全MOS管結(jié)構(gòu)低壓低功耗電壓基準(zhǔn)源的設(shè)計[J];現(xiàn)代電子技術(shù);2008年01期

相關(guān)博士學(xué)位論文 前8條

1 蔣杰;雙電層靜電調(diào)制及其低電壓氧化物薄膜晶體管研究[D];湖南大學(xué);2012年

2 羅豪;一種極低功耗模擬IC設(shè)計技術(shù)及其在高性能音頻模數(shù)轉(zhuǎn)換器中的應(yīng)用研究[D];浙江大學(xué);2012年

3 肖永光;鐵電場效應(yīng)晶體管的保持性能與負(fù)電容效應(yīng)研究[D];湘潭大學(xué);2013年

4 陳明陽;用于便攜式醫(yī)療電子設(shè)備的低壓低功耗電源管理關(guān)鍵技術(shù)研究[D];浙江大學(xué);2013年

5 劉慧宣;低壓氧化物納米線雙電層晶體管[D];湖南大學(xué);2013年

6 黃君凱;基于OEMS表征的多晶硅薄膜晶體管帶隙能態(tài)及其器件模型研究[D];華南理工大學(xué);2011年

7 李先銳;高性能白光LED驅(qū)動電荷泵DC-DC設(shè)計技術(shù)研究[D];西安電子科技大學(xué);2009年

8 張現(xiàn)軍;4H-SiC MESFET的結(jié)構(gòu)優(yōu)化和理論建模研究[D];西安電子科技大學(xué);2012年

相關(guān)碩士學(xué)位論文 前10條

1 楊玲;基于電路級的低功耗關(guān)鍵技術(shù)研究[D];上海交通大學(xué);2010年

2 周曉梁;多晶硅薄膜晶體管亞閾值電流模型研究[D];蘇州大學(xué);2014年

3 李丹;低壓、低功耗、多觸發(fā)點低壓禁止電路的設(shè)計與實現(xiàn)[D];天津大學(xué);2005年

4 黎進軍;亞閾值CMOS電壓基準(zhǔn)源的研究與設(shè)計[D];華南理工大學(xué);2012年

5 張旭琛;超低功耗125KHz信號接收器的研究和設(shè)計[D];上海交通大學(xué);2011年

6 王亞杰;用于CMOS圖像傳感器的像素級模/數(shù)轉(zhuǎn)換器的研究[D];天津大學(xué);2006年

7 陳欣蔚;一種低功耗可控增益ASK信號放大器的設(shè)計與分析[D];上海交通大學(xué);2012年

8 童志強;手機電池多功能保護芯片的前端設(shè)計[D];華中科技大學(xué);2006年

9 王聰;氧化鋅基薄膜晶體管的制備及特性研究[D];華南理工大學(xué);2012年

10 馮純益;納米工藝下低壓低功耗帶隙基準(zhǔn)源的研究[D];電子科技大學(xué);2013年



本文編號:2011306

資料下載
論文發(fā)表

本文鏈接:http://www.wukwdryxk.cn/kejilunwen/jisuanjikexuelunwen/2011306.html


Copyright(c)文論論文網(wǎng)All Rights Reserved | 網(wǎng)站地圖 |

版權(quán)申明:資料由用戶8ad3e***提供,本站僅收錄摘要或目錄,作者需要刪除請E-mail郵箱bigeng88@qq.com
亚洲欧洲自拍拍偷综合| 国产精品永久在线观看| 亚洲制服无码一区二区三区| 安泽县| av日本| 亚洲一级二级| www久| 懂色av色香蕉一区二区蜜桃| 午夜福利毛片| 一本到av| 午夜激情小说| 国产福利一区二区三区| 欧美三级韩国三级日本一级| 国产精品久久久久久网站| 中文字幕无码第1页| 日韩精品一区二区午夜成人版| 成在人线av无码免费高潮水老板| 好爽…又高潮了毛片免费看| 新民市| 国产精品久久久尹人香蕉| 无遮挡男女一进一出视频真人| 亚洲精品高清国产一久久 | 中文精品久久久久国产| 亚洲成A人无码AV波多野| 平山县| 亚欧洲精品在线视频免费观看| 黎城县| 久久久久久国产精品免费免费男同 | 久久久久欧美精品久久| 久久精品熟妇丰满人妻99| 超碰9| 遂宁市| 亚洲欧美另类在线图片区| 亚洲 国产 韩国 欧美 在线| 国产精品九九在线播放| 成在线人免费视频一区二区| 国产精品无码素人福利| 欧美一区二区三区激情| 成熟女人毛片WWW免费版在线| 亚洲国产精品久久网午夜| 国内精品久久久久久无码|