a国产,中文字幕久久波多野结衣AV,欧美粗大猛烈老熟妇,女人av天堂

倍頻延遲鎖定環(huán)的研究與設計

發(fā)布時間:2018-04-08 11:38

  本文選題:時鐘倍頻 切入點:鎖相環(huán) 出處:《北京交通大學》2017年碩士論文


【摘要】:鎖相技術在無線收發(fā)器、傳輸接口、微處理器等領域,有著廣泛的應用。包括鎖相環(huán)(Phase-Locked Loop)、串行/解串器(SerDes)、時鐘與數(shù)據(jù)恢復(Clock andDataRecovery)電路在內(nèi)的一系列電路的設計一直是國內(nèi)外各高校、研究機構以及企業(yè)研究的熱點。近年來,隨著物聯(lián)網(wǎng)技術以及半導體技術的快速發(fā)展,各種微處理器的運算能力越來越強,數(shù)字設備之間的數(shù)據(jù)交換速度越來越快,如何在提高速度的同時保障數(shù)據(jù)傳輸?shù)目煽啃?是一個值得研究的問題。在許多應用中,高速串行接口已經(jīng)逐漸取代了傳統(tǒng)的并行接口。在高速串行通信接口中常常使用鎖相環(huán)來產(chǎn)生高頻率的時鐘信號,但鎖相環(huán)本身的抖動積累問題增加了輸出時鐘上的抖動,限制了數(shù)據(jù)傳輸?shù)乃俣。延遲鎖定環(huán)(Delay-Locked Loop)具有比鎖相環(huán)更好的抖動性能,因此在一些對時鐘抖動性能要求更高的應用中,延遲鎖定環(huán)通常是一個更好的選擇,但因其無法像鎖相環(huán)那樣靈活地實現(xiàn)頻率倍增的功能,它的應用受到了一定的限制。本文在對鎖相環(huán)、延遲鎖定環(huán)這兩種常見鎖相電路進行分析與比較的基礎上,介紹了一種將二者優(yōu)勢相結合的新型鎖相技術——倍頻延遲鎖定環(huán)(Multiplying Delay-Locked Loop),它克服了傳統(tǒng)鎖相環(huán)電路存在抖動積累的問題,同時保留了其能夠靈活實現(xiàn)倍頻的特性。隨后,本文對一種倍頻延遲鎖定環(huán)電路的工作原理和結構進行了詳細地分析,給出了 0.18μm標準CMOS工藝下整體電路從原理圖到版圖的設計,所設計的倍頻延遲鎖定環(huán)的倍頻比為7,可捕獲的輸入?yún)⒖碱l率范圍為 25MHz 到 100MHz。本文的最后,給出了電路的仿真結果。仿真結果表明,當工藝參數(shù)、電源電壓、溫度在一定范圍內(nèi)變化時,所設計的MDLL電路均能穩(wěn)定工作。當輸入100MHz的參考時鐘信號時,輸出時鐘頻率為700MHz,抖動的峰峰值小于26ps。
[Abstract]:Phase-locked technology has been widely used in wireless transceiver, transmission interface, microprocessor and other fields.The design of a series of circuits including phase-locked loop Phase-Locked Looper serial / demultiplexer SerDesan clock and data recovery circuits has always been a hot research topic in universities research institutions and enterprises at home and abroad.In recent years, with the rapid development of the Internet of things technology and semiconductor technology, the computing power of various microprocessors is becoming stronger and stronger, and the speed of data exchange between digital devices is becoming faster and faster.How to improve the speed and ensure the reliability of data transmission is a problem worth studying.In many applications, high-speed serial interface has gradually replaced the traditional parallel interface.Phase locked loop (PLL) is often used to generate high frequency clock signal in high speed serial communication interface, but the jitter accumulation of PLL itself increases the jitter on the output clock and limits the speed of data transmission.Delay locking loop (Delay-Locked Loop) has better jitter performance than phase-locked loop (PLL), so it is usually a better choice in some applications with higher clock jitter performance.However, its application is limited because it can not realize the function of frequency multiplication as flexibly as PLL.Based on the analysis and comparison of two common phase-locked circuits, the phase-locked loop and the delay-locked loop are analyzed and compared in this paper.This paper introduces a new phase-locking technique, frequency-doubling Delay-Locked locking loop, which combines the advantages of the two techniques. It overcomes the problem of jitter accumulation in the traditional PLL circuit and retains the characteristic that it can realize frequency doubling flexibly.Then, the working principle and structure of a frequency-doubling delay locking loop circuit are analyzed in detail, and the design of the whole circuit from schematic to layout in 0.18 渭 m standard CMOS process is given.The designed double frequency delay locking loop has a frequency doubling ratio of 7 and a trapping reference frequency range of 25MHz to 100 MHz.Finally, the simulation results of the circuit are given.The simulation results show that the designed MDLL circuit can work stably when the process parameters, power supply voltage and temperature change in a certain range.When the reference clock signal of 100MHz is input, the output clock frequency is 700MHz and the peak value of jitter is less than 26ps.
【學位授予單位】:北京交通大學
【學位級別】:碩士
【學位授予年份】:2017
【分類號】:TN911.8

【相似文獻】

相關期刊論文 前10條

1 薛繼昌;徐開友;呂聯(lián)榮;;鎖相技術在猝發(fā)信號源中的應用[J];電聲技術;1986年04期

2 王茂鑫;;簡易型鎖相分析儀的研制[J];紅外與激光技術;1987年04期

3 盧常勇;劉旭;劉洋;李莉;王小兵;萬強;郭延龍;韋尚方;;基于偏振鎖相的雙光束相干合成[J];中國激光;2009年06期

4 范馨燕;劉京郊;王濤濤;劉金生;武敬力;;主動鎖相光纖放大器相干合成技術研究進展[J];半導體光電;2008年04期

5 閆愛民;劉立人;劉德安;周煜;職亞楠;魯偉;;光纖激光陣列鎖相和孔徑裝填技術研究進展[J];激光與光電子學進展;2008年08期

6 劉海春;徐立智;謝少軍;;一種新的過零鎖相方法[J];電力系統(tǒng)保護與控制;2010年19期

7 王萬寶;張犁;胡海兵;邢巖;;三相電壓不平衡條件下改進的鎖相技術[J];電力電子技術;2013年07期

8 趙天鵬,張鑒華,范傳洲;單片模擬集成鎖相環(huán)在現(xiàn)代通信中的應用[J];電子技術應用;1981年02期

9 廖慧;丘水生;張雋;陳艷峰;;基于F2812的UPS軟件鎖相技術[J];電氣應用;2008年05期

10 曹玉軍;;基于DSP的數(shù)字鎖相技術[J];電源技術應用;2005年08期

相關會議論文 前4條

1 曹鳳香;羅w;康勇;劉明先;;基于單片機的UPS數(shù)字化鎖相技術[A];2006中國電工技術學會電力電子學會第十屆學術年會論文摘要集[C];2006年

2 李春龍;孫琪;;復雜供電環(huán)境下軟件鎖相環(huán)的設計[A];第二屆全國電能質量學術會議暨電能質量行業(yè)發(fā)展論壇論文集[C];2011年

3 劉明先;裴雪軍;侯婷;康勇;;數(shù)字化三相逆變器的同步鎖相控制[A];2006中國電工技術學會電力電子學會第十屆學術年會論文摘要集[C];2006年

4 葉建芳;葉建威;;EDA仿真技術在《鎖相技術》教學中的應用[A];2009年中國高校通信類院系學術研討會論文集[C];2009年

相關碩士學位論文 前10條

1 賀紅艷;高頻鏈逆變器的軟件鎖相及并網(wǎng)控制研究[D];燕山大學;2015年

2 蔣s,

本文編號:1721435


資料下載
論文發(fā)表

本文鏈接:http://www.wukwdryxk.cn/shoufeilunwen/xixikjs/1721435.html


Copyright(c)文論論文網(wǎng)All Rights Reserved | 網(wǎng)站地圖 |

版權申明:資料由用戶5b434***提供,本站僅收錄摘要或目錄,作者需要刪除請E-mail郵箱bigeng88@qq.com
99久久久国产精品无码| 18禁裸露啪啪网站免费| 国产嫩bbwbbw高潮| 色视频无码专区在线观看| 国产精品毛片一区二区三区| 2018天天弄国产大片| 亚洲精品无码专区在线观看| 中字无码AV在线电影| 夜夜草| 97香蕉碰碰人妻国产欧美| 天堂а在线中文在线新版| 99久久国产综合精品swag| 人妻中出无码一区二区三区| 英吉沙县| 日本在线视频www鲁啊鲁| 99日韩| 亚洲午夜无码精品福利在线看| 亚洲aⅴ无码专区在线观看q| 天堂岛国av无码免费无禁网站| 中文字幕亚洲精品乱码| 黄总轻轻挺进新婚少妇| 亚洲一区久久| 亚洲第二区| 刺激的乱亲小说43部分阅读| 色噜噜亚洲精品中文字幕| 亚洲AV无码成人精品区一区| 无码日韩人妻AV一区二区三区| 综合亚洲AV图片区| 69精品人人人| 中国精品偷偷拍| 人妻在线观看| av无码网址| 最新国产精品亚洲| 欧美精品v国产精品v日韩精品| 韩国精品一区二区三区四区| 久久精品中文字幕无码| 欧美一级特黄a大片| 超碰国产精品久久人人在人人| 日日操视频| 日韩人妻系列| 久久爱在线观看|